語系:
繁體中文
English
日文
簡体中文
說明(常見問題)
登入
回首頁
切換:
標籤
|
MARC模式
|
ISBD
以 FPGA 為基礎完成二位元 BCH code 步階式解碼電路之實現
~
周文政
以 FPGA 為基礎完成二位元 BCH code 步階式解碼電路之實現
紀錄類型:
書目-語言資料,印刷品 : 單行本
作者:
周文政
出版地:
彰化縣大村鄉
出版者:
大葉大學電信工程學系;
出版年:
2006
版本:
初版
面頁冊數:
94頁 : 31x22公分;
標題:
電信工程 -
附註:
胡大湘 指導
以 FPGA 為基礎完成二位元 BCH code 步階式解碼電路之實現
周文政
以 FPGA 為基礎完成二位元 BCH code 步階式解碼電路之實現
/ 周文政 撰 - 初版. - 彰化縣大村鄉 : 大葉大學電信工程學系, 2006. - 94頁 ; 31x22公分.
胡大湘 指導.
電信工程
以 FPGA 為基礎完成二位元 BCH code 步階式解碼電路之實現
LDR
:00417nam 2200145 450
001
242295
009
9511440
100
$a
20100608d2006 0chiy0900 e
101
$a
chi
102
$a
tw
200
1
$a
以 FPGA 為基礎完成二位元 BCH code 步階式解碼電路之實現
$f
周文政 撰
205
$a
初版
210
$a
彰化縣大村鄉
$c
大葉大學電信工程學系
$d
2006
215
$a
94頁
$d
31x22公分
300
$a
胡大湘 指導
606
$a
電信工程
$3
39589
700
$a
周文政
$4
撰
$3
279301
801
1
$a
TW
$b
大葉大學
$c
20060809
筆 0 讀者評論
全部
地下室密集書庫區
二樓博碩士學位論文區
館藏
2 筆 • 頁數 1 •
1
條碼號
典藏地名稱
館藏流通類別
資料類型
索書號
使用類型
借閱狀態
預約狀態
備註欄
附件
820448700000253
地下室密集書庫區
3.不外借
碩士學位論文(校內)(master's thesis)
DT CE-95 7701
1.一般(Normal)
在架
0
820448700000254
二樓博碩士學位論文區
1.圖書流通
碩士學位論文(校內)(master's thesis)
DT CE-95 7701 C2
1.一般(Normal)
在架
0
2 筆 • 頁數 1 •
1
評論
新增評論
分享你的心得
Export
取書館別
處理中
...
變更密碼
登入